您的当前位置:首页正文

数字电子技术_考试复习选择填空题汇总

2021-06-22 来源:年旅网


数字电子技术试卷

一、 选择题: A组:

1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的 A、00100 B、10100 C、11011 D、11110

2、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是( B )

A、逻辑函数的最简与或式 B、逻辑函数的最小项之和 C、逻辑函数的最简或与式 D、逻辑函数的最大项之和 3、在下列逻辑电路中,不是组合逻辑电路的是( D )

A、译码器 B、编码器 C、全加器 D、寄存器 4、下列触发器中没有约束条件的是( D ) A、基本RS触发器 B、主从RS触发器 C、同步RS触发器 D、边沿D触发器

5、555定时器不可以组成 D 。

A.多谐振荡器 B.单稳态触发器 C.施密特触发器 D.JK触发器 6、编码器(A )优先编码功能,因而( C )多个输入端同时为1。 A、有 B、无 C、允许 D、不允许 7、( D )触发器可以构成移位寄存器。 A、基本RS触发器 B、主从RS触发器 C、同步RS触发器 D、边沿D触发器 8、速度最快的A/D转换器是( A )电路 A、并行比较型 B、串行比较型

1

C、并-串行比较型 D、逐次比较型

9、某触发器的状态转换图如图所示,该触发器应是( C ) A. J-K触发器 B. R-S触发器 C. D触发器 D. T触发器

10.(电子专业作)对于VHDL以下几种说法错误的是(A ) A VHDL程序中是区分大小写的。

B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成 C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚

D 结构体是描述元件内部的结构和逻辑功能 B组:

1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A ) A.二进制 B.八进制 C. 十进制 D.十六进制

2、十进制数6在8421BCD码中表示为-------------------------------------------------( B ) A.0101 B.0110 C. 0111 D. 1000

3、在图1所示电路中,使YA的电路是---------------------------------------------( A )

A. ○1 B. ○2 C. ○3 D. ○4

__

4、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )

2

A. 单稳态触发器 B. 施密特触发器 C. D触发器 D. 多谐振荡器 5、多谐振荡器有-------------------------------------------------------------------------------( C )

A. 两个稳态 B. 一个稳态 C. 没有稳态 D. 不能确定 6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )

A. 与门 B. 与非门 C. 或非门 D. 异或门

7、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )

A. 编码器 B. 计数器 C. 译码器 D. 数据选择器

8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )

A. 延迟 B. 超前 C. 突变 D. 放大

9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的

时序电路--------------------------------------------------------------------------------( C )

A. RS触发器 B. JK触发器 C. D触发器 D. T触发器 10、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )

A. ○1 B. ○2 C. ○3 D. ○4

C组:

3

1.十进制数25用8421BCD码表示为 A 。

A.11001 B.0010 0101 C.100101 D.10001 2. 当逻辑函数有n个变量时,共有 D 个变量取值组合? A. n B. 2n C. n2 D. 2n

3.在何种输入情况下,“与非”运算的结果是逻辑0。 D A.全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1 4.存储8位二进制信息要 D 个触发器。 A.2 B.3 C.4 D.8

5.欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输入端 A 。 A.J=K=1 B.J=0,K=1 C.J=0,K=0 D.J=1,K=0 6.多谐振荡器可产生 B 。

A.正弦波 B.矩形脉冲 C.三角波 D.锯齿波 7.在下列逻辑电路中,不是组合逻辑电路的是 A 。 A.译码器 B.编码器 C.全加器 D.寄存器 8.八路数据分配器,其地址输入端有 B 个。 A.2 B.3 C.4 D.8

9.8位移位寄存器,串行输入时经 D 个脉冲后,8位数码全部移入寄存器中。

A.1 B.2 C.4 D.8 10.一个无符号8位数字量输入的DAC,其分辨率为 D 位。 A.1 B.3 C.4 D.8 D组:

1、下列四个数中,最大的数是( B ) A、(AF)16 B、(001010000010)8421BCD C、(10100000)2 D、(198)10

2、下列关于异或运算的式子中,不正确的是( B ) A、AA=0 B、AA1

4

C、A0=A D、A1=A 3、下列门电路属于双极型的是( A ) A、OC门 B、PMOS C、NMOS D、CMOS

4、对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为( A )

A、RS=X0 B、RS=0X C、RS=X1 D、RS=1X

5、如图所示的电路,输出F的状态是( D )

A、A B、A C、1 D、0

6、AB+A 在四变量卡诺图中有( B )个小格是“1”。

A、13 C、6

B、12 D、5

7、二输入与非门当输入变化为( A )时,输出可能有竞争冒险。

A. 01→10 B. 00→10 C. 10→11 D. 11→01 8、N个触发器可以构成能寄存( B )位二进制数码的寄存器。 A.N-1 B.N C.N+1 D.2N 9、以下各电路中,( B )可以产生脉冲定时。 A. 多谐振荡器 B.单稳态触发器

C.施密特触发器 D.石英晶体多谐振荡器

10、输入至少( B )位数字量的D/A转换器分辨率可达千分之一。

A. 9 B. 10 C. 11 D. 12

5

二、 判断题: A组:

1、MP3音乐播放器含有D/A转换器,因为要将存储器中的数字信号转换成优美动听的模拟信号——音乐。( √ )

2、真值表、函数式、逻辑图、卡诺图和时序图,它们各具有特点又相互关联。( √ ) 3、有冒险必然存在竞争,有竞争就一定引起冒险。( × )

4、时序逻辑电路的特点是:电路任一时刻的输出状态与同一时刻的输入信号有关,与原有状态没有任何的联系( × )

5、(电子专业作)FPGA是现场可编程门阵列,属于低密度可编程器件。( × ) B组:

1、时序电路无记忆功能,组合逻辑电路有记忆功能。--------------------------------------( × )

2、在普通编码器中,任何时刻都只允许输入二个编码信号,否则输出将发生混乱。( × )

3、基本的RS触发器是由二个与非门组成。----------------------------------------------------( √ )

4、A/D转换器是将数字量转换为模拟量。-----------------------------------------------------( × )

5、逻辑电路如下图所示,只有当A=0,B=0时Y=0才成立。----------------------------( √ )

6

C组:

1.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。( × ) 2.三态门的三种状态分别为:高电平、低电平、不高不低的电压。( × ) 3.D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。(× ) 4.编码与译码是互逆的过程。( √ ) 5.同步时序电路具有统一的时钟CP控制。( √ ) D组:

1、时序逻辑电路在某一时刻的输出状态与该时刻之前的输入信号无关。( × ) 2、D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。( × ) 3、用数据选择器可实现时序逻辑电路。( × ) 4、16位输入的二进制编码器,其输出端有4位。(√) 5、时序电路不含有记忆功能的器件。( × )

三、 填空题: A组:

1、数字电路按照是否有记忆功能通常可分为两类: 组合逻辑电路、

时序逻辑电路 。

2、 三态门的三种状态是指___0____、___1___、____高阻___。

3、实现A/D转换的四个主要步骤是___采样___、___保持__、___量化__、___编码____。 4、将十进制转换为二进制数、八进制数、十六进制数:

(25.6875)D=( )B=( )O

5、寄存器分为____基本寄存器___________和_______移位寄存器_______两种。 6、半导体数码显示器的内部接法有两种形式:共 阳极 接法和

7

共 阴极 接法。

7、与下图真值表相对应的逻辑门应是____与门__________ 输入 A B 0 0 0 1 1 0 1 1

8、已知L=AC+BC,则L的反函数为F=_______。

9、基本RS触发器,若现态为1,S=R=0,则触发状态应为____1___。

10、(电子专业选作)ROM的存储容量为1K×8,则地址码为__10____位,数据线为_____8______位。 B组:

1、请将下列各数按从大到小的顺序依次排列:(246)8;(165)10;(10100111)2;(A4)16 (10100111)2> (246)8 > (165)10 > (A4)16 2、逻辑函数有三种表达式: 逻辑表达式 、 真值表 、 卡诺图 。 3、TTL逻辑门电路的典型高电平值是 3.6 V,典型低电平值是 0.3 V。 4、数据选择器是一种 多个 输入 单个 输出的中等规模器件。

5、OC门能实现“ 线与 ”逻辑运算的电路连接,采用总线结构,分时传输数据时,应选用 三态门 。

6、逻辑表达式为FBCACAB ,它存在 0 冒险。

7、时序逻辑电路在某一时刻的状态不仅取决于 这一时刻 的输入状态,还与电路 过

8

____输出 F 0 0 0 1

去的 状态有关。

8、触发器按逻辑功能可以分为 RS 、D 、JK 、T 四种触发器。

9、双稳态触发器电路具有 两个稳态 , 并能 触发翻转 的两大特性。 10、模数转换电路包括 采样 、 保持 、 量化 和编码 四个过程。 C组:

1、二进制(1110.101)2转换为十进制数为_____14.625_________。 2、十六进制数(BE.6)16转换为二进制数为________(10111110.011)2___。 3、F=ABCD+ABC+ABC+ABC=Σm(__7,10,11,12,13,14,15_______)。

4、F=AC+BD的最小项表达式为_Σm (1,3,9,10,11,14,15)____________________。 5.一个基本RS触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S= 0 且R= 0 的信号。

6.555定时器的最后数码为555的是 TTL 产品,为7555的是CMOS 产品。

7、TTL与非门的多余输入端悬空时,相当于输入_____高____电平。

8.数字电路按照是否有记忆功能通常可分为两类: 组合逻辑电路 、时序逻辑电路 。

9.对于共阳接法的发光二极管数码显示器,应采用 低 电平驱动的七段显示译码器。

10、F=AB+C的对偶函数是_______ F¹=(A+B)·C______________。 D组:

1、将(234)8按权展开为 2×82+3×81+4×80 。

9

2、(10110010.1011)2=( 262.54 )8=( B2.B )16 3、逻辑函数F=A+B+CD的反函数F= AB(C+D) 。

4、逻辑函数通常有 真值表 、 代数表达式 、 卡诺图 等描述形式。 5、施密特触发器具有 回差 现象,又称 电压滞后 特性。

6、在数字电路中,按逻辑功能的不同,可以分为 逻辑电路 和 时序电路 。 7、消除冒险现象的方法有 修改逻辑设计 、 吸收法 、 取样法 和 选择可靠编码 。

8、触发器有 2 个稳态,存储8位二进制信息要 8 个触发器。 9、逻辑代数运算的优先顺序为 非 、 与 、 或 。

10、寄存器按照功能不同可分为两类: 移位 寄存器和 数码 寄存器。 E组:

1、数字信号的特点是在 上和 上都是不连续变化的,其高电平和

低电平常用 和 来表示。

2、请将下列各数按从大到小的顺序依次排列:(123)8;(82)10;(1010100)2;(51)

16

: > >

> ,以上四个数中最小数的8421BCD码为( )8421BCD 。

3、除去高、低电平两种输出状态外,三态门的第三态输出称为 状态。 4、在555定时器组成的脉冲电路中,脉冲产生电路有 ,脉

有 、 ,其中 属于双稳态电路。

10

5、存储容量为4K×8的SRAM,有 根地址线,有 根数据线,用其扩展成容量为16K×16的SRAM需要 片。

6、实现A/D转换的四个主要步骤是___ __、___ __、___ __和编码。

1.十进制9用余3码表示为 1100 。 2. 逻辑函数Y=A(B+C),其反函数Y=3.

ABC。对偶函数Y’= A + BC 。

OC门在实际使用时必须在输出端外接 负载电阻和电源 。

4. 设计模值为30的计数器至少需要 5 级触发器。

1. 逻辑函数的描述有多种,下面 B 描述是唯一的。

A.逻辑函数表达式 B.卡诺图 C.逻辑图 D. 文字说明 2. 一只四输入与非门,使其输出为0的输入变量取值组合有 D 种。

A.15 B.8 C.7 D.1 3. 可用来暂时存放数据的器件是 B 。

A.译码器 B.寄存器 C.全加器 D.编码器 4. D 可用来自动产生矩形脉冲信号。

A.施密特触发器 B.单稳态触发器 C.T触发器 D. 多谐振荡器 5. 单稳态触发器的主要用途是 C 。

A.整形、延时、鉴幅 B. 整形、鉴幅、定时 C.延时、定时、整形 D.延时、定时、存储

一、填空题(每空1分,共20分)

1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( 147 ),作为

11

8421BCD码时,它相当于十进制数( 93 )。

2.三态门电路的输出有高电平、低电平和(高阻)3种状态。

3.TTL与非门多余的输入端应接(高电平或悬空)。 4.TTL集成JK触发器正常工作时,其Rd和Sd端应接(高)电平。 5. 已知某函数FBACD ABCD,该函数的反BACDABCD函数F=

6. 如果对键盘上108个符号进行二进制编码,则至少要( 7 )位二进制数码。

7. 典型的TTL与非门电路使用的电路为电源电压为(5 )V,其输出高电平为(3.6 )V,输出低电平为( 0.35 )V, CMOS电路的电源电压为( 3—18 ) V 。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出 Y7Y6Y5Y4Y3Y2Y1Y0应为( 10111111 )。

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM。该ROM有( 11 )根地址线,有( 16 )根数据读出线。

10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100 )位。 11. 下图所示电路中, Y1=(A B );Y2 =(A B + A B );Y3 =( A B )。

12. 某计数器的输出波形如图1所示,该计数器是( 5 )进制计数器。

A B Y1 Y2 Y3 12

13.驱动共阳极七段数码管的译码器的输出电平为( 低 )有效。 二、单项选择题

1. 函数F(A,B,C)=AB+BC+AC的最小项表达式为( A ) 。

A.F(A,B,C)=∑m(0,2,4) B. (A,B,C)=∑m(3,5,6,7) C.F(A,B,C)=∑m(0,2,3,4) D. F(A,B,C)=∑m(2,4,6,7) 2.8线—3线优先编码器的输入为I0—I7 ,当优先级别最高的I7有效时,其输出Y2Y1Y0的值是( C )。

A.111 B. 010 C. 000 D. 101

3.十六路数据选择器的地址输入(选择控制)端有( C )个。

A.16 B.2 C.4 D.8

4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是( A)。

A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000 C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111

5.已知74LS138译码器的输入三个使能端(E1=1, E2A = E2B=0)时,地址码A2A1A0=011,则输出 Y7 ~Y0是( C ) 。

A. 11111101 B. 10111111 C. 11110111 D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( A )种。 A.15 B.8 C.7 D.1 7. 随机存取存储器具有( A )功能。 A.读/写 B.无读/写 C.只读 D.只写

8.N个触发器可以构成最大计数长度(进制数)为( D )的计数器。 A.N B.2N C.N2 D.2N 111 9.某计数器的状态转换图如下,

110 000 001 010 100 101 011 其计数的容量为( B )

13

A. 八 B. 五 C. 四 D. 三

10.已知某触发的特性表如下(A、B为触发器的输入)其输出信号的逻辑表达式为( C )。

A B Qn+1 说明 0 0 Qn 保持 0 1 1 0 0 1 置0 置1 1 1 Qn 翻转 A. Qn+1 =A B. Qn1AQnAQn C. Qn1AQnBQn D. Qn+1 = B 11. 有一个4位的D/A转换器,设它的满刻度输出电压为10V,当输入数字量为1101时,输出电压为( A )。

A. 8.125V B.4V C. 6.25V D.9.375V 12.函数F=AB+BC,使F=1的输入ABC组合为( D )

A.ABC=000 B.ABC=010 C.ABC=101 D.ABC=110 13.已知某电路的真值表如下,该电路的逻辑表达式为( C )。

A.YC B.

A B C Y A B C Y 0 0 0 0 1 0 0 0 0 0 1 1 1 0 1 1 0 1 0 0 1 1 0 1

14

YABC C.YABC D.YBCC

0 1 1 1 1 1 1 1

14.四个触发器组成的环行计数器最多有( D)个有效状态。 A.4 B. 6 C. 8 D. 16

( B )

三、判断说明题

1、逻辑变量的取值,1比0大。( × )

2、D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小(√ )。 3.八路数据分配器的地址输入(选择控制)端有8个。( × ) 4、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。( × )

5、利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。( √ ) 6.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。( √ )

7.约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作 0。( √ )

8.时序电路不含有记忆功能的器件。( × )

9.计数器除了能对输入脉冲进行计数,还能作为分频器用。( √ )

10.优先编码器只对同时输入的信号中的优先级别最高的一个信号编码. ( √ )

一、单项选择题(每小题1分,共15分)

1.一位十六进制数可以用多少位二进制数来表示?( C )

15

A. 1 B. 2 C. 4 D. 16 2.以下电路中常用于总线应用的是( A )

A.TSL门 B.OC门 C. 漏极开路门 D.CMOS与非门 3.以下表达式中符合逻辑运算法则的是( D )

A.C·C=C2 B.1+1=10 C.0<1 D.A+1=1 4.T触发器的功能是( D )

A. 翻转、置“0” B. 保持、置“1” C. 置“1”、置“0” D. 翻转、保持 5. 存储8位二进制信息要多少个触发器(D )

A.2 B.3 C.4 D.8 6.多谐振荡器可产生的波形是( B )

A.正弦波 B.矩形脉冲 C.三角波 D.锯齿波 7.一个16选一的数据选择器,其地址输入(选择控制输入)端的个 数是( C )

A.1 B.2 C.4 D.16 8.引起组合逻辑电路中竟争与冒险的原因是( C )

A.逻辑关系错; B.干扰信号; C.电路延时; D.电源不稳定。 9.同步计数器和异步计数器比较,同步计数器的最显著优点是( A ) A.工作速度高 B.触发器利用率高

C.电路简单 D.不受时钟CP控制

10.N个触发器可以构成能寄存多少位二进制数码的寄存器?( B ) A.N-1 B.N C.N+1 D.2N

11.若用JK触发器来实现特性方程Qn1AQnAB,则JK端的方程应为

( B )

A.J=AB,K=AB B.J=AB,K=AB C.J=AB,K=AB D.J=AB,K=AB

12.一个无符号10位数字输入的DAC,其输出电平的级数是( C )

A.4 B.10 C.1024 D.100

13.要构成容量为4K×8的RAM,需要多少片容量为256×4的RAM?( D )

A.2 B.4 C.8 D.32

16

14.随机存取存储器RAM中的内容,当电源断掉后又接通,则存储器中

的内容将如何变换?( C )

A.全部改变 B.全部为1 C.不确定 D.保持不变 15.用555定时器构成单稳态触发器,其输出的脉宽为( B )

A.0.7RC; B.1.1RC; C.1.4RC; D.1.8RC;

二、多项选择题(每小题1分,共5分)

16.以下代码中,为无权码的是( C )( D )( )( )

A. 8421BCD码 B. 5421BCD码 C. 余三码 D. 格雷码 17.当三态门输出高阻状态时,以下说法正确的是( A )( B )( )( )

A.用电压表测量指针不动 B.相当于悬空 C.电压不高不低 D.测量电阻指针不动

18.已知F=AB+BD+CDE+AD,下列结果正确的是哪几个?( A )( C )( )( )

A.F=ABD B.F=(AB)D C.F=(AD)(BD) D.F=(AD)(BD)

19.欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输入端为以下哪几种情况?( A )( B )( D )( )

A.J=K=0 B.J=Q,K=Q C.J=Q,K=Q D.J=Q,K=0 20.关于PROM和PAL的结构,以下叙述正确的是( A )( D )( )( ) A.PROM的与阵列固定,不可编程 B.PROM与阵列、或阵列均不可编程

C.PAL与阵列、或阵列均可编程 D.PAL的与阵列可编程

三、判断改错题(每小题2分,共10分)

21. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。(√ )

17

22. TTL与非门的多余输入端可以接固定高电平。(√ )

23. 异或函数与同或函数在逻辑上互为反函数。(√ )

24. D触发器的特征方程Qn+1=D,而与Qn无关,所以,D触发器不是时序电路。(× )

25. 移位寄存器 74LS194 可串行输入并行输出,但不能串行输入串行输出。(× )

四、填空题(每小题2分,共16分)

26.二进制数(1011.1001)2转换为八进制数为 13.41 ,转换为十六进制数为

B9 。

27.数字电路按照是否具有记忆功能通常可分为两类: 组合逻辑电路 、 时序逻辑电路 。

28.已知逻辑函数F=A⊕B,它的与非-与非表达式为 ABAB ,或与非表

达式为 (AB)(AB) 。

29.5个变量可构成 32 个最小项,变量的每一种取值可使 1 个最小项的值为1。

30.在题30图所示可编程阵列逻辑(PAL)电路中,Y1=I1I2I3I2I3I4I1I3I4I1I2I4,

Y3=I1I2。

18

题30图

31.555定时器构成的施密特触发器,若电源电压VCC=12V,电压控制端经0.01µF电

容接地,则上触发电平UT+ = 8 V,下触发电平UT–= 4 V。 32.若ROM具有10条地址线和8条数据线,则存储容量为 1K×8 比特,可以

存储 1024 个字节。

33.对于JK触发器,若JK,则可完成 T 触发器的逻辑功能;若JK,则

可完成 D 触发器的逻辑功能。

1.对于逻辑问题表示方法中具有唯一性的是 D 。

(A) 与-或式 (B) 或-与式 (C) 逻辑图 (D) 卡

诺图

2.F(AB)AB B 。

(A) A (B) AB (C)AB (D)AAB 3. FABC C 。

(A) ABC (B) ABC (C)ABC

19

(D)ABC

4.边沿式D触发器是一种 C 稳态电路。

(A) 无 (B) 单 (C) 双 (D) 多 5.L= AB+C 的对偶式为______B______ 。

(A) A+BC (B) (A+B)C (C) A+B+C (D)

ABC

6.将D触发器改造成T触发器,图1所示电路中的虚线框内应是__ D____。 (A) 或非门 (B) 与非门 (C) 异或门 (D) 同或

7. 标准与-或式是由____B______构成的逻辑表达式。

(A) 与项相或 (B) 最小项相或 (C) 最大项相与 (D)

或项相与

8.与十进制数(53.5)10等值的数或代码为 B 。

(A) (101011.101)8421BCD (B) (35.8)16 (C) (110101.01)2 (D)

(65.1)8

9.某D/A转换器满刻度输出电压为10V,要求1mV的分辨率,其输入数字量位数至少为 B 位。

(A) 13 (B) 14 (C) 15 (D) 16

10.在下面图2所示中能实现逻辑状态输出Qn1Qn的电路为 A ;

20

图1

(A) (B) (C) (D) 图2

11.一个12K8位存储系统,需要地址线数为多少?需要2K4位存储器芯片数为多少? 应选择 C 。

(A) 地址线13,芯片数6; (B) 地址线10,芯片数6; (C) 地址线14,芯片数12; (D) 地址线13,芯片数12 。

12. 以下四种转换器, B 是A/D转换器且转换速度最高。

(A) 逐次逼近型 (B) 并联比较型 (C) 双积分型 (D)

施密特触发器 试卷一

一、(20分)选择填空。

1.十进制数3.625的二进制数和8421BCD码分别为( )

A. 11.11 和11.001 B.11.101 和0011.011000100101 C.11.01 和11.011000100101 D.11.101 和11.101 2.下列几种说法中错误的是( )

A.任何逻辑函数都可以用卡诺图表示。 B.逻辑函数的卡诺图是唯一的。 C.同一个卡诺图化简结果可能不是唯一的。 D.卡诺图中1的个数和0的个数相同。

3.和TTL电路相比,CMOS电路最突出的优点在于( ) A.可靠性高 B.抗干扰能力强

C.速度快 D.功耗低

4.为了把串行输入的数据转换为并行输出的数据,可以使用( ) A.寄存器 B.移位寄存器

C.计数器 D.存储器

21

5.单稳态触发器的输出脉冲的宽度取决于( )

A.触发脉冲的宽度 B.触发脉冲的幅度

C.电路本身的电容、电阻的参数 D.电源电压的数值 6.为了提高多谐振荡器频率的稳定性,最有效的方法是( ) A.提高电容、电阻的精度 B.提高电源的稳定度

C.采用石英晶体振荡器 C.保持环境温度不变

7.已知时钟脉冲频率为fcp,欲得到频率为0.2fcp的矩形波应采用( ) A.五进制计数器 B.五位二进制计数器

C.单稳态触发器 C.多谐振荡器

8.在图1-8用555定时器组成的施密特触发电路中,它的回差电压等于( ) A.5V B.2V

C.4V D.3V

8 4 +5V I 6 2 555 3 (1) 1 5 +4V 图1-8

试卷一参考答案 一、选择填空 1.B; 2.D; 试卷二

一、(18分)选择填空题

3.D; 4.B; 5.C; 6.C; 7.A; 8.B

1. 用卡诺图法化简函数F(ABCD)=m(0,2,3,4,6,11,12)+d(8,9,10,13,14,15)得最简与-或式____c____。

A. FBBC B. FADBC

C. FDBC D. FCDBA

2. 逻辑函数F1、F2、F3的卡诺图如图1-2所示,他们之间的逻辑关系是 b, cccc 。

A.F3=F1•F2 B.F3=F1+F2 C.F2=F1•F3 D.F2=F1+F3

22

AB 00 01 11 10 C 0 1 1 1 1 AB 00 01 11 10 C 0 1 1 1 1 AB 00 01 11 10 C 0 1 1 1 1 1 F1 1 F2 1 F3 图1-2

3. 八选一数据选择器74151组成的电路如图1-3所示,则输出函数为( c )。

A.LBACACB B.LBACACB C.LBACACB D.LBACACB

0 1

C B A D0 D1 D2 D3 D4 D5 D6 D7 S2 74HC151 S1 S0 E Y L 图1-3

4. 图1-4所示电路中,能完成Q

1J 1 1K A Q Q 1D C1 B Q Q

n+1

nQ=逻辑功能的电路是( b )

1J 0 C1 1K C Q Q

0 图1-4 Q 5. D/A转换电路如图D 1-5所示。电路的输出电压υ0等于

C1 1K 0 1J Q

( b )

A. 4.5V B. -4.5V C. 4.25V D. -8.25V

VDD RF IOUT1 IOUT2 – + 8V AD7533 D0 D1 D2 D3 D4 D5 D6 D7 D8 D9 0 0 0 0 0 0 1 0 0 1 O 图1-5

6.用1K×4位的DRAM设计4K×8位的存储器的系统需要的芯片数和地址线的根数是( c )

A. 16片,10根 B. 8片,10根 C. 8片,12根 D. 16片,12根

7.某逻辑门的输入端A、B和输出端F的波形图1-7所示,F与A、B的逻辑关系是:b

23

A. 与非; B. 同或; C.异或; D. 或。

A B F 图1-7 试卷二参考答案

一、选择填空

1.C 2.B 3.C 4.B 5.B 6.C 7.B 试卷四

一、选择,填空题(16分)

1.卡诺图如图1-1所示,电路描述的逻辑表达式F = 。

A.BDADCD B.ABBCAC C.BC+AD+BD D.ABCDAB

F 0 1 × C 0 1 0 1 D 1 1 1 1 0 1 × B A 1 1 图1-1 2.在下列逻辑部件中,不属于组合逻辑部件的是 。

A.译码器 B.编码器 C.全加器 D.寄存器

3.八路数据选择器,其地址输入端(选择控制端)有 个。

A.8个 B.2个 C.3个 D.4个

4.为将D触发器转换为T触发器,图9.4.2所示电路的虚线框内应是 。

A.或非门 B.与非门 C.异或门 D.同或门

24

T CP D Q 图1-2

5.一位十进制计数器至少需要 个触发器。

A.3 B.4 C.5 D.10

6.有一A/D转换器,其输入和输出有理想的线性关系。当分别输入0V和5V电压时,输出的数字量为00H和FFH,可求得当输入2V电压时,电路输出的数字量为

A.80H B.67H C.66H D. 5FH 7.容量是512K×8的存储器共有 A.512根地址线,8根数据线 B.19根地址线,8根数据线 C.17根地址线,8根数据线 D.8根地址线,19根数据线。

8.在双积分A/D转换器中,输入电压在取样时间T1内的平均值VI与参考电压VREF应满足的条件是________。

A.|VI||VREF| B.|VI||VREF| C.|VI|=|VREF| D.无任何要求

试卷四参考答案 一、1.D 2.D 3.C

试卷七

一、选择题(每小题2分,共16分)

6.TTL与非门在电路中使用时,多余输入端的处理一般是( c )。

a. 悬空 b. 通过一合适电阻接地 c. 通过一合适电阻接电源

7.欲用两输入与非门构成一个二—十进制译码器,最少要用( d )两输入与非门。

a. 16 b. 20 c. 28 d. 44 8.用六管静态存储单元构成1024bit的RAM,如果输出为Y1Y2,则地址为( b ),MOS管的个数为( e )。

a. A0~ A7 b. A0~ A8 c. A0~ A9 d. 4096 e. 6144 f. 8192

4.D 5.B 6.C 7.B 8.B

25

因篇幅问题不能全部显示,请点此查看更多更全内容